自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(4)
  • 收藏
  • 关注

原创 How To Use Rsync to Sync Local and Remote Directories

【代码】How To Use Rsync to Sync Local and Remote Directories。

2022-11-13 20:22:52 387 1

原创 AXI4与AXI4-Stream传输机制

AXI 与 AXI Stream数据传输机制本文为学习笔记,原文来源于:https://www.jianshu.com/p/f816228087c6初始AXI总线如图所示,要通过AXI总线实现通信,我们需要一个主设备/上位机(Master)和一个从设备/下位机(Slave),并通过AXI总线将其相连。我们可以将上图中的主设备假定为CPU,从设备假定为RAM。主设备和从设备的通信主要为了实现主设备对从设备的读写控制。 AXI Interconnect需要实现一个主设备控制多个从设备,可以使用AX

2021-11-19 21:46:56 2859

原创 中断机制及ZCU102 DMA中断实例

本文以XIlinx ZCU102 UltraScale+ MPSoC作为实例,总结在学习嵌入式开过程中对中断系统或机制的理解。ZYNQ其中包含FPGA、 Arm处理器以及与之相关的外设,是一款非常强大的SoC系统芯片。由于在科研项目中需要基于ZCU102开发一套数据传输系统用于粒子物理实验探测器前端数据的处理和传输。常规的方法便是完全直接通过FPGA(Programmable Logic, PL)进行汇编语言实现数据的存储和高速传输,而本课题尝试采用Programmable Logic(PL)和Proce

2021-07-17 15:57:30 1663

转载 DMA 与 Data Cache一致性分析

本文转载来源:https://cloud.tencent.com/developer/article/1652916仅仅是用于本人学习记录。Data Cache与DMA一致性问题在ZYNQ的PS侧存在Cache,CPU与DDR之间通过Cache进行交互,数据暂存在Data cache中,在处理器对DDR进行写数据操作时,如果不将数据通过Cache送入DDR,DDR中的数据不会变化。在进行DMA操作时,如果没有对Cache进行适当的操作,可能导致以下两种错误:1、DMA从外设读取数据供处理器使用,D

2021-07-16 19:11:58 755

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除