自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+

夏风喃喃的博客

学海无止境,诗酒趁年华。Integrated Circuits, Hardware Architecture and Information Technology.

  • 博客(77)
  • 收藏
  • 关注

原创 VerilogA——动态比较器

VerilogA——动态比较器

2022-06-24 14:26:43 3472 1

原创 VerilogA——计数器

VerilogA——计数器

2022-06-24 14:12:48 2500

原创 UVM验证平台

UVM(通用验证方法学)验证平台

2022-06-23 11:16:33 766

原创 SAR ADC设计——SAR Logic原理

SAR ADC设计——SAR Logic原理参考:集成电路设计实践 SAR ADC 清华大学 李福乐文章目录SAR ADC设计——SAR Logic原理一. Overview二. TSPC(True Single Phase Clock)三. SC_Gen(Sequential Control Generator)四. LATCH_Dynamic五. 时序控制逻辑总结六. SW产生七. DO产生八. GT产生九. SAR Logic模块总结一. Overview输入:CKC,CompB,SAMPL

2022-03-09 19:32:45 9120 5

原创 SAR ADC设计——MPCG原理

SAR ADC设计——MPCG原理参考:集成电路设计实践 SAR ADC 清华大学 李福乐MPCG产生的CKC的第一个脉冲来自于GT(也就是f1)的上升沿与R<i>的逻辑与。是GT触发的。第一个CKC脉冲用作比较器的触发时钟,一次比较会产生一个RDY脉冲信号,此脉冲信号再通过NPG产生一个一定周期的负脉冲,负脉冲结束时的上升沿与GT(也就是f1)逻辑与产生下一个CKC脉冲。重复以上步骤,直到GT信号拉低,结束比较。...

2022-03-08 19:02:29 2041 2

原创 栅压自举采样电路(bootstrap技术)

栅压自举采样电路(bootstrap技术)参考:CMOS模/数转换器设计与仿真 [编著] 张锋 陈铖颖 范军文章目录栅压自举采样电路(bootstrap技术)一. 电路结构二. 工作原理一. 电路结构二. 工作原理...

2022-01-15 15:41:13 5309

原创 ADC学习(4)—— 电压比较器

ADC学习(3)—— 电压比较器

2021-09-28 16:32:03 8458 1

翻译 A 8b Time-Interleaved Time-Domain ADC with Input-Independent Background Timing Skew Calibration

(ADC)作者:Minglei Zhang, Yan Zhu, Chi-Hang Chan, Rui P. Martins 机构:State-Key Laboratory of Analog and Mixed-Signal VLSI, IME, University of Macau, Macao, China 期刊:Symposium on VLSI Circuits 时间:2021

2021-09-26 15:59:48 840

原创 SDC设计约束(4)——其他SDC命令

Synopsys(SDC)设计约束——其他SDC命令

2021-09-06 15:55:33 3765 1

原创 SDC设计约束(3)——时序异常约束

Synopsys(SDC)设计约束——时序异常约束

2021-09-05 16:52:45 2141 1

原创 A 10-bit 2.6-GS/s Time-Interleaved SAR ADC With a Digital-Mixing Timing-Skew Calibration Technique

(ADC)作者:Chin-Yu Lin, Yen-Hsin Wei, and Tai-Cheng Lee, Senior Member, IEEE 机构:Department of Electrical Engineering and Graduate Institute of Electronics Engineering, National Taiwan University, Taipei, Taiwan 期刊:IEEE JOURNAL OF SOLID-STATE CIRCUITS (JSSC)

2021-08-12 12:44:43 976

原创 SDC设计约束(2)——信号相关约束

Synopsys(SDC)设计约束——信号相关约束

2021-08-07 11:12:32 3718

原创 AXI(Advanced eXtensible Interface)协议规范

AMBA学习——AXI协议规范

2021-08-04 15:48:35 2319

原创 SDC设计约束(1)——时钟相关约束

Synopsys(SDC)设计约束——时钟相关约束

2021-08-04 00:57:56 11606 1

原创 Tcl基础知识

Tcl(Tool Command Language)脚本语言基础知识。

2021-08-02 19:56:54 2700

原创 AHB(Advanced High Performance Bus)协议规范

AMBA学习——AHB协议规范

2021-07-31 09:54:27 6984

原创 APB(Advanced Peripheral Bus)协议规范

AMBA学习——APB协议规范

2021-07-30 11:46:13 7997

原创 ADC学习(3)——采样电路

第三章 采样电路

2021-07-27 09:54:53 24311 8

原创 深度学习(2)——线性神经网络

第二章 线性神经网络

2021-07-20 15:25:22 1039

原创 深度学习(1)——Pytorch基础

第一章 Pytorch基础

2021-07-19 15:56:55 718

原创 ADC学习(2)——频谱性能指标

第二章 频谱性能指标

2021-07-18 18:23:10 8319 4

原创 NVDLA学习笔记(2)

【硬件手册:硬件架构规范】

2021-07-18 15:13:27 4680 3

原创 ADC学习(1)——采样、重建、量化

第一章 采样、重构、量化

2021-07-16 11:40:21 8909 4

原创 RISC-V学习笔记(2)

第二章 指令:计算机的语言

2021-07-14 22:44:49 6990 1

原创 NVDLA学习笔记(1)

【NVDLA入门】NVIDIA 深度学习加速器 (NVDLA) 是一个免费和开放的架构,促进设计深度学习推理加速器的标准方法。NVDLA 采用模块化架构,可扩展、高度可配置,旨在简化集成性和便携性。硬件支持广泛的 IoT 设备。

2021-07-08 20:07:00 7430 4

原创 RISC-V学习笔记(1)

第一章 计算机抽象及相关技术

2021-07-07 13:06:51 619

原创 标准单元工艺库(TSMC 90nm)文件详解

以TSMC 90nm标准单元工艺库为例,详解工艺库的结构与内容。

2021-07-05 13:27:23 21191 8

原创 区块链教程(2)——P2P交易原理

P2P交易原理学习记录。

2021-06-14 00:06:22 16023 9

原创 区块链教程(1)——区块链原理

区块链原理学习记录。

2021-06-13 19:39:13 2707 1

原创 A 28-nm 10-b 2.2-GS/s 18.2-mW Relative-Prime Time-Interleaved Sub-Ranging SAR ADC

(ADC)作者:Dong-Jin Chang, Michael Choi and Seung-Tak Ryu 机构:School of Electrical Engineering, Korea Advanced Institute of Science and Technology, South Korea 期刊:IEEE JOURNAL OF SOLID-STATE CIRCUITS(JSSC) 时间:2021

2021-06-12 23:24:14 777 2

原创 gvim文本编辑器常用快捷命令

常见的gvim快捷命令总结,方便查用。

2021-06-06 21:09:26 18822 4

原创 Linux中文件的压缩与解压缩

常见的Linux文件的压缩、解压缩与打包命令总结,方便查用。

2021-06-06 15:40:01 137 2

原创 数字IC设计工具教程——VCS常用命令

数字前端仿真工具VCS教程

2021-06-03 00:20:44 4228 3

原创 An 8Bit 4GS/s 120 mW CMOS ADC

(ADC)作者:Hegong Wei, Peng Zhang, Bibhu Datta Sahoo and Behzad Razavi 机构:Electrical Engineering Department, University of California, USA 期刊:IEEE JOURNAL OF SOLID-STATE CIRCUITS(JSSC) 时间:2014

2021-06-02 15:28:35 514

原创 An 8-Bit 10-GS/s 16×Interpolation-Based Time-Domain ADC

(ADC)作者:Minglei Zhang, Yan Zhu, Chi-Hang Chan and Rui P. Martins机构:Institute of Microelectronics, University of Macau, China期刊:IEEE JOURNAL OF SOLID-STATE CIRCUITS(JSSC)时间:2020

2021-05-29 15:51:36 1145

原创 VLSI数字信号处理系统——第十七章低功耗设计

[课程学习] VLSI数字信号处理系统——第十七章低功耗设计

2021-05-29 10:37:11 633

原创 VLSI数字信号处理系统——第十五章数字强度缩减

[课程学习] VLSI数字信号处理系统——第十五章数字强度缩减

2021-05-28 16:54:24 385 2

原创 VLSI数字信号处理系统——第十四章冗余运算

[课程学习] VLSI数字信号处理系统——第十四章冗余运算

2021-05-22 23:58:31 642 2

原创 VLSI数字信号处理系统——第十三章位级运算架构

[课程学习] VLSI数字信号处理系统——第十三章位级运算架构

2021-05-22 16:54:53 2230 4

原创 VLSI数字信号处理系统——第十章流水线结构的并行自适应递归滤波器

VLSI数字信号处理系统——第十章流水线结构的并行自适应递归滤波器作者:夏风喃喃参考:VLSI数字信号处理系统:设计与实现 (美)Keshab K.Parhi/著文章目录VLSI数字信号处理系统——第十章流水线结构的并行自适应递归滤波器一. 引言二. 数字滤波器中的流水线交织操作2.1 低效率的单通道/多通道交织2.2 高效的单通道交织2.3 高效率的多通道交织三. 一阶IIR数字滤波器中的流水线实现3.1 一阶IIR滤波器的超前流水线结构3.2 在2的幂次分解中实现超前流水线3.3 在通用分解中实

2021-05-21 09:34:15 1168 1

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除