- 博客(128)
- 资源 (13)
- 收藏
- 关注
原创 FPGA入门系列(2)电源设计
FPGA的电源要求事项主要是:1) 电源电压为多种;2) 电源时序;3) 低电压大电流;4) 电压精度要求严格(包括纹波、负载瞬态引起的变动,PCB板布线电阻引起的电压降等);5) 低噪声。当然,个别FPGA的电源要求更细。
2023-10-24 22:38:45 610
原创 FPGA入门系列(1)产品选型(一篇文章弄懂FPGA不同系列)
Xilin的FPGA芯片可以分为多个系列,我们常见的7系列、UltraScale、UltraScale+。根据不同的工艺可以划分为45nm、28nm、20nm、16nm,可以划分为:特别的在这些系列之外,还有ZYQN。这个系列主要的特点是在具备FPGA功能外,还额外封装了一个处理器,比较的常见的是ZYNQ-7000系列,便宜、够用,灵活性大,在很多工业场合都适用。下图就是ZYNQ系列的图谱。
2023-10-24 22:33:35 876
原创 数字电路设计(30)之电流检测(含计算)
选用的芯片是INA240。INA240 器件是一款电压输出、电流检测放大器,具有 增强型PWM抑制功能,可在独立于电源电压的 –4V 至 80V 宽共模电压范围内检测分流器电阻上的压降。负共模电压允许器件的工作电压低于接地电压,从而适 应典型螺线管应用的反激周期。增强型 PWM 抑制功能 可为使用脉宽调制 (PWM) 信号的系统(例如,电机驱 动和螺线管控制系统)中的较大共模瞬变 (ΔV/Δt) 提 供高水平的抑制。凭借该功能,可精确测量电流,而不 会使输出电压产生较大的瞬变及相应的恢复纹波。
2023-10-01 23:13:09 556
原创 数字硬件电路设计系列(二十九)之音频电路设计
推挽电路的应用非常广泛,比如单片机的推挽模式输出,PWM控制器输出,桥式驱动电路等。把三极管替换成MOS管也是完全可以的,驱动能力会更强劲。推挽电路有很多种,根据用法的不同有所差异,但其。三极管组成的推挽电路,这就是我们常用的。所示,那么在管子上形成的压降会导致管子。
2023-09-10 17:54:13 437
原创 Sigrity高速信号仿真之直流压降仿真
本文主要介绍直流压降仿真分析,电源直流压降的仿真,又称电源直流跌落仿真 DC IR Drop 或IR Drop)。HyperLynx软件中集成了电源完整性电源电压跌落仿真功能(DC Drop Simulation(PowerScope))。它不仅可以对电源平面电压跌落进行仿真,还能对电源过孔和平面的电流密度进行仿真。
2023-08-04 00:56:40 760
原创 Sigrity高速信号仿真之S参数抽取
S参数对于仿真和信号完整性而言,可能是基础的仿真流程和知识。S参数、Z参数、Y参数等:S参数称为散射参数Z参数称为阻抗参数Y参数称为导纳参数。Y可能平常比较少用,Z参数一般用来查看电源的阻抗,S参数用来查看无源互连传输的一些信息。
2023-08-02 23:33:34 1011 1
原创 Sigrity高速信号仿真之阻抗仿真
(impedance matching)信号源内阻与所接传输线的特性阻抗大小相等且相位相同,或传输线的特性阻抗与所接负载阻抗的大小相等且相位相同,分别称为传输线的输入端或输出端处于阻抗匹配状态,简称为阻抗匹配。否则,便称为阻抗失配。有时也直接叫做匹配或失配。
2023-08-02 22:42:26 1085
原创 数字电路硬件设计系列(二十八)之电平转换电路设计
当两个通信系统的电平标准不相同时,需要通过电平转换电路才能实现正常的数据交流。例如:MCU的电平标准为3.3V,而FPGA的电平标准通常采用1.8V,当这两个操作系统需要进行通信时,可以通过电平转换电路来实现。
2023-07-18 22:16:55 951
原创 数字电路硬件设计系列(二十七)之DDR电路设计
电路设计中常见的DDR属于SDRAM,中文名称是同步动态随机存储器。静态存储器(Static RAM,SRAM)
2023-07-16 21:43:36 1765
原创 1.23 DC-DC的输入电容Cin与输出电容Cout功能
在Q1导通阶段Cout已经储满电量,Q刚进入关断时,电感L反向电动势维持输出电流Iout,而后电感能量减弱,Cout就会开始参与放电维持Iout,注意看电容蓝色电流虚线。当开关器件Q1导通时,电流从Vin通过电感L给输出平滑电容Cout充电,并提供输出电流Iout。输入电容Cin的额定电压应该远大于输入的最高电压Vin(一般裕量为2~2.5倍)。减小DCDC电路的输出纹波电压和纹波电流,能快速响应负载的变化。输入电容器Cin的额定纹波电流必须大于IC的最大输入纹波电流。
2023-06-17 15:32:44 1898
原创 1.22 高速信号TVS二极管选型
TVS管在电路设计中作为端口防护器件,应用十分广泛。TVS管主要应用于接口电路中,防止端口的耍贱电压冲击造成的后记电路损坏。TVS管的种类和封装比较多,市面上型号也比较齐全,面对如此繁多的TVS管,具体我们应该选型呢?
2023-06-16 20:23:57 579
原创 1. 21 开尔文连接
现在的器件封装越做越小,要实现开尔文,对于测试座的要求也会越来越高,而且,随着电流的增大,要求会更高。分析:上述的测量过程主要是电压导致,我们在测量电阻时,施加一定的取样电流,测量到电压后计算出电阻值。取样电流是固定的,不管是测量电阻还是线缆,取样电阻不会因这些因素产生变化,如果能准确测量电阻两端的电压值,就可以精确计算出电阻值。如果测量的电阻很小,只有几个欧姆,甚至毫欧级别,采用上面的方法是无法精确测量到实际的电阻的,因为接触电阻、线阻的影响会被体现出来。如果测量的电阻是1欧姆,影响则占到了50%。
2023-06-15 22:55:21 1725 1
原创 1.20 HP BANK与HR BANK中LVDS的供电要求
HR BANK中LVDS的供电要求为2.5V。HP BANK中LVDS的供电要求为1.8V。
2023-06-02 08:02:06 815 1
原创 数字电路硬件设计系列(二十六)之RTC电路设计
RTC的英文全称是Real-Time Clock,翻译过来是实时时钟芯片。实时时钟的缩写是RTC(Real_Time Clock)。RTC 是集成电路,通常称为时钟芯片。实时时钟芯片是日常生活中应用最为广泛的消费类电子产品之一。它为人们提供精确的实时时间,或者为电子系统提供精确的时间基准,目前实时时钟芯片大多采用精度较高的晶体振荡器作为时钟源。有些时钟芯片为了在主电源掉电时,还可以工作,需要外加电池供电。
2023-06-01 22:19:23 2009
原创 1.19 旁路电容与去耦电容
旁路电容和旁路电容是电路设计过程中十分常见,但是很多应将工程师都没有真正区分这两者的功能,所谓的耦合就是A系统的信号引起了B系统信号的变化,我们就说A系统与B系统之间存在耦合。
2023-04-19 21:54:16 367 1
原创 1.18 接地设计问题(非常实用)
在电路设计的过程中,接地是一个老生常谈的问题。接地方式需要依据具体的使用场景,不存在通用的接地方式。本文我们将解释接地问题的本质,值得细细品味。
2023-04-16 20:53:14 647
原创 数字电路硬件设计系列(二十五)之DVI电路设计
DVI即数字视频接口,是一种高速传输数字信号的技术。DVI接口有多种规范,常见的有DVI-A、DVI-D和DVI-I。DVI-ADVI-A ( A= Analog ) 是模拟信号接口, 只能去接 DVI-A 或者 VGA 接口的信号。DVI-DDVI-D ( D= Digital ) 是数字信号接口, 只能去接 DVI-D 接口的信号。
2023-04-14 22:18:06 1124 1
原创 1.17 AC电容在高速电路中作用
(分析一,电容看成一个阻抗不连续点(所以要求尽量跟传输线匹配),如果靠近接收端放,相同的反射系数下,信号经过通道衰减之后再反射会比一开始就反射的能量小。比如PCIE信号要求AC耦合电容靠近通道的发送端,SATA信号要求AC耦合电容靠近连接器处,对于10GBASE-KR信号要求AC耦合电容靠近信号通道的接收端。信号链路可以等效为固定的电阻R,此时AC耦合电容的容值的大小会影响时间常数τ,RC越大,过的直流分量越大,直流压降越低。在高速电路中,该电容不能等效为理想电容,信号的频率为2.5G。
2023-04-14 20:20:53 1318 2
原创 1.16 常用电平标准(TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL)
电路设计中,经常遇到各种不相同的逻辑电平。常见的逻辑电平如下:TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL、RS232、RS485等,还有一些速度比较高的 LVDS、GTL、PGTL、CML、HSTL、SSTL等。
2023-04-13 22:41:20 2094
原创 1.14 SPI总线详解
使SPI作为串行通信接口脱颖而出的原因很多;全双工串行通信;高速数据传输速率;简单的软件配置;极其灵活的数据传输,不限于8位,它可以是任意大小的字;非常简单的硬件结构。从站不需要唯一地址(与I2C不同)。从机使用主机时钟,不需要精密时钟振荡器/晶振(与UART不同)。不需要收发器(与CAN不同)。1.6.2 SPI的缺点
2023-04-11 22:31:41 470
原创 1.13 IIC基础知识(含上拉电阻计算)
就这从设备就开始向主机发送主机想要读取的数据,主机正确接收数据后会向从机回复应答信号,当主机想要结束读取操作时,主机会回复一个非应答信号,然后生成停止信号结束数据的读取。IIC的起始信号为当时钟信号线(SCL)为高电平时,数据线(SDA)产生一个下降沿,停止信号为当时钟信号线(SCL)为高电平时,数据线(SDA)产生一个上升沿。当时钟信号为高电平的时候,数据线上的信号需要保持不变也就是在时钟线为高电平的时候数据线出现上升下降沿的话就会产生停止和启动信号,从而导致数据的传输出错。组成的两线式串行传输总线。
2023-04-11 00:43:53 1625 3
原创 1.12 锁相环基础知识
锁相环(PLL)电路存在于各种高频应用中,从简单的时钟净化电路到用于高性能无线电通信链路的本振(LO),以及矢量网络分析仪(VNA)中的超快开关频率合成器。锁相环是一种。
2023-04-09 20:55:01 2965
原创 1.11 视频格式基础知识
对于 YUV 图像来说,并不是每个像素点都需要包含了 Y、U、V 三个分量,根据不同的采样格式,可以每个 Y 分量都对应自己的 UV 分量,也可以几个 Y 分量共用 UV 分量。:对于packed的YUV格式,每个像素点的Y,U,V是连续交替存储的。:对于planar的YUV格式,先连续存储所有像素点的Y,紧接着存储所有像素点的U,随是存储所有像素点的V,或者是先V后U。:指在内存中每行像素的所占的空间大小,目的是为了实现内存对齐,每行像素在内存中所占的空间并不一定是图像的宽度。
2023-04-02 20:46:37 797 1
原创 STM32系列(三)按键中断
本次下载使用的下载器是ST-Link,当然也可以使用J-Link。判断是否识别到仿真器(方框中显示ST-Link的信息,说明识别到仿真器)点击KEY1和KEY2,通过触发中断分别实现LED1和LED2的反转。
2023-03-26 20:03:00 1421 1
原创 STM32系列(二)之按键检测
本次下载使用的下载器是ST-Link,当然也可以使用J-Link。判断是否识别到仿真器(方框中显示ST-Link的信息,说明识别到仿真器)可能是软件延时的时间较短,导致少说的时间较快,肉眼无法分辨。
2023-03-26 19:36:00 1616
原创 STM32系列(一)之点亮LED灯
采用的拉电流的方式,使用的PIN叫分别为PC2和PC3(在后续的编程过程中会使用到),当PC2和PC3为低电平时,对应的LED灯亮,反之亦然。本次下载使用的下载器是ST-Link,当然也可以使用J-Link。
2023-03-26 19:01:07 1676
Jetson_Xavier_NX_Pin_and_Function_Names_Guide_v1.0
2022-04-03
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人