自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+

beisu的博客

你永远不知道别人的世界里刚刚发生了什么。

  • 博客(3)
  • 收藏
  • 关注

翻译 SPI总线协议

SPI总线协议 概述SPI(Serial Peripheral Interface)总线是主要应用于嵌入式系统内部通信的串行同步传输总线协议。通常为四线制的SPI总线支持全双工通信。SPI最初由Motorola在2000年提出,Motorola所定义的SPI标准为业界广泛引用,但不同半导体公司的实施细节可能有所不同,这些区别体现在寄存器设置、信号定义、数据格式等。业界没有统一的SPI标准,具体应用...

2018-06-22 10:50:12 6549 1

转载 USB、UART、SPI、PCIe等总线速率

1. USB总线USB1.1: ——-低速模式(low speed):1.5Mbps ——-全速模式(full speed): 12Mbps USB2.0:向下兼容。增加了高速模式,最大速率480Mbps。 ——-高速模式(high speed): 25~480Mbps USB3.0:向下兼容。 ——...

2018-06-21 16:26:25 7370

原创 PCIE——数据有效位判定

基于FPGA设计PCIE接口——PCIE和CPU之间通信,当FPGA发送一个存储器读请求(MRd)后,将收到CPU返回的带数据读完成报文(Cpld)。根据带宽的不同,接口数据位宽可以选择为64bit、128bit、256bit。在PCIE协议中,数据传输最小单位是双字(DW),所以FPGA收到Cpld报文后需要判断数据的哪个双字有效。Cpld报文的TLP头部长度为3DW。1. 接口数据位宽为64b...

2018-06-20 22:17:48 1289

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除