自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+

  • 博客(310)
  • 资源 (3)
  • 收藏
  • 关注

原创 光纤网络电力控制系统设计方案:623-6U CPCI的光纤网络电力控制系统

柔性直流输电系统中用于控制与测量的FS系统,适用于风电和太阳能发电的并网快速数值计算和闭环控制,以及与直流输电系统的换流器有关的特殊控制功能,包括门控单元的信号处理。对于TDM板卡,每个板子的主FPGA有9对LVDS互联,彼此互相连接在一起,使用的时候,主控板通过LVDS给所有的从板数据,另外有32根普通IO,TMD给主控板提供需要的控制数据。16路IO:输入输出均为16路的,总共为32路的IO,输入输出方式均采用开路的方式,满足24V的接口需求;时钟支持多板卡同源。

2024-04-23 11:12:49 812

原创 仿真计算机设计方案:922-基于6U VPX的全国产化电力电子仿真计算机

MATLAB、SimCenter AMESim/Motion、MWorks、Simpack、Dymola、Car/TruckSim、ECUTest、CarMaker、MapleSim等多学科、多领域仿真建模软件构建大型、复杂实验场景,使用RTSimPlus主控管理软件可在单机多核、多机分布式硬件产品平台快速部署,快速开展验证试验;定制,16或32路模拟量输出,200kbps~1Mbps,14~16位,±16V,差分输入,DB37接口。Xenomai系统移植与SFP、PCIe的实时域驱动。

2024-04-23 10:56:40 441

原创 仿真测试平台设计资料:921-6U CPCI卫星接口仿真测试平台

硬件设计包括:信号接口前板、后板(直接遥测遥控、串行RS422、LVDS,模拟量输出,指令接收、多功能卡)。串行数字指令传输的是自定义长度(8*Nbits,N=1~64)的串行数据,其输出接口由门控信号(GATE_WRITE),时钟信号(DATA_CLK)和输出数据(DATA_OUT)组成。16位D/A转换精度,16通道电压输出,输出范围:+/- 10V,转换速率25V/us,建立时间2us。(2)脉冲接收功能:显示对应通道脉冲的接收时间及脉冲宽度,可接收射极输出正脉冲或集电极输出负脉冲。

2024-04-11 09:51:15 534

原创 设计方案:914-基于64路AD的DBF波束形成硬件

DBF技术的实现全部是在数字域实现,然而天线阵列接收的信号经过多次混频后得到的中频信号是模拟信号,实现DBF处理并充分发挥DBF技术优势的关键技术一直就是要设计高性能高速模数变换(ADC)阵列,完成模拟信号到数字信号的转换,同时需要高性能数字信号处理硬件平台实现同时多波束形成、实时自适应权重系数计算。加载流主要是完成处理卡FPGA的在线重加载,目前基于9号处理卡的动态重加载已经实现,bit流数据通过emif传输到处理卡上的A7,A7通过SelectMAP对V7进行动态重加载。3.4.上位机界面设计方案。

2024-04-07 14:27:28 716

原创 实时计算平台设计方案:913-基于100G光口的DSP+FPGA实时计算平台

基于以太网接口的实时数据智能计算一直应用于互联网、网络安全、大数据交换的场景。以DSP+FPGA的方案,体现了基于硬件计算的独特性能,区别于X86+GPU的计算方案,保留了高带宽特性,同时具有高可靠性、精准延时、小包计算的优点。

2024-04-07 14:15:53 477 1

原创 DSP实时计算平台设计方案:912-基于6U CPCIe的双路光纤图像DSP实时计算平台

设备基于6U CPCIe架构,通过背板交换实现4片信号处理板卡的互联传输,每个信号处理板卡支持双TMS320C6678,支持2路光纤的图像处理,实现FPGA的预处理和备份工作。

2024-04-03 10:04:33 468

原创 实时计算平台设计方案:911-基于6U VPX的光纤图像DSP实时计算平台

该平台基于风冷式的 6U 6槽VPX图像处理平台,包括:计算机主板、计算机主板后板、存储板、图像信号处理板、图像信号处理板后板、图像光纤转接板、机箱背板及机箱组成。

2024-04-03 09:38:49 1111

原创 异构加速GPU服务器设计方案:904-全国产化异构加速GPU服务器

X7340H0是中科可控基于HYGON系列处理器开发的一款全新高端2U双路GPU服务器。X7340H0采用优异的可扩展架构设计,支持高密度扩展GPU加速卡,为深度学习推理场景提供更加安全可靠、高性价比的解决方案。

2024-04-01 14:20:04 1069

原创 AI工作站设计方案:903-多路PCIe3.0的单CPU 学习型AI工作站

系统系统型号ORI-SR500主板支持cro ATX前置硬盘最大支持2个3.5寸+1个2.5寸SATA 硬盘+2个2.5寸SATA 硬盘 (背部)电源类型CRPS冗余电源,标准ATX电源散热系统标配中置2个12038风扇,前置1个9225风扇,后窗1个9225风扇(中置可选装240液冷/高转速风扇)可选配后置GPU辅助散热模组前置IO电源按键*1,复位按键*1,SPK*1,MIC*1,扩展插槽8个全高PCI-E扩展插槽,支持4GPU安装导轨选配(免工具)外形参数。

2024-04-01 14:10:30 574

原创 AI 异构计算机设计方案:902-基于6U VPX 高带宽PCIe的GPU AI 异构计算机

基于6U 6槽 VPX 高带宽PCIe的GPU AI 异构计算机以PCIe总线为架构,通过高带宽的PCIe互联,实现主控计算板、GPU AI板卡,FPGA接口板,存储板的PCIe高带宽互联访问,PCIe支持3.0规范,X8或者X16带宽。主板对各槽以太网控制,背板同时支持同源同步CLK 、统一外触发、GPS B码、 1pps信号等。另外支持P4的 LVDS总线互联,实现低速数据交换,同步触发等功能。整机同时支持IPMI管理。

2024-03-29 14:50:50 699

原创 AI计算平台设计方案:901-基于3U VPX的图像数据AI计算平台

数据发送过程描述(PC-FPGA):为了实现数据发送,主机软件从主机内存固定位置读出图像处理数据发送到DMA的H2C通道,写入到板载第二组DDR3的0-4GB的空间,主机软件通过寄存器通知fdma_ctrl的读ddr3模块取出对应地址ddr3的数据,通过rd_fifo把数据128bit位宽变化到16bit后,给到tlk2711子卡的发送模块,最后数据以1.6Gbps的线速率通过txp口发送出去。发送端:数据存在飞腾主板中,飞腾通过PCIE写入FPGA的DDR中,FPGA取走数据,通过光纤发送端口发送出去。

2024-03-29 14:34:06 772

原创 光纤加速计算卡设计原理图:628-基于VU3P的双路100G光纤加速计算卡

基于Xilinx UltraScale+16 nm VU3P芯片方案基础上研发的一款双口100 G FPGA光纤以太网PCI-Express v3.0 x16智能加速计算卡,北京太速科技该智能卡拥有高吞吐量、低延时的网络处理能力以及辅助CPU进行网络功能卸载的能力,达到最大化地节约CPU算力,降低CPU占用同时也降低功耗。光纤连接器为QSFP28,支持100G支持以太网等协议。

2024-03-15 10:46:41 430

原创 基带信号处理设计原理图:2-基于6U VPX的双TMS320C6678+Xilinx FPGA K7 XC7K420T的图像信号处理板

C6678板卡 , 高速图像采集 , 基带信号处理 , 软件无线电系统 , 无线仿真平台

2024-03-01 11:30:21 899

原创 软件无线电处理平台设计方案:330-基于FMC接口的Kintex-7 XC7K325T PCIeX4 3U PXIe接口卡 图形图像硬件加速器

​Net FPGA,XC7K325T板卡,XC7K325T处理板,软件无线电处理平台,图形图像硬件加速器​

2024-02-22 11:21:06 289

原创 VPX信号处理卡设计原理图:9-基于DSP TMS320C6678+FPGA XC7V690T的6U VPX信号处理卡 信号处理 无线电通信

当多块盘并行工作时,存储阵列读写带宽成指数增长,2块盘则≥4GB/s,4块盘则≥8GB/s,以此类推。硬盘管理通过文件系统,FPGA的PCIeX4与 6U VPX主板互联,操作系统直接映射管理硬盘,也可以通过前面板QSFP+ 光纤导出给其他服务器设备。本方案优势就是集中的进行采集,存储,计算一体化,降低硬件成本、功耗,减小设备体积、重量。● FPGA外挂两簇DDR3,每簇容量4GB,位宽64bit,总容量8GB;数据速率1600MHz;● DSP外挂一簇DDR3,数据位宽64bit,容量2GB;

2024-02-19 17:02:08 861

原创 【无标题】卫星数据链开发平台设计方案:522-基于AD9988的四通道1G带宽卫星数据链开发平台基于AD9988的四通道1G带宽卫星数据链开发平台

车载雷达信号处理 , 卫星通信系统 , 卫星数据链开发平台 , 卫星互联网 , 宽带通信系统

2024-02-06 10:35:32 829

原创 基于ZU19EG的100G-UDP解决方案

IP首部:每一个字节0x45包含4位版本号和4位首部长度,版本号为4,即IPv4,首部长度为5,说明IP首部不带有选项字段。IP报标识是0x9325,标志字段和片偏移字段设置为0x0000,就是DF=0允许分片,MF=0此数据报没有更多分片,没有分片偏移。packet_length_sel:可以选择UDP包长:0是1024字节,1是2048字节,2是4096字节,3是8192字节。time_1us:可以配置发送间隔,以1US为单位作为间隔,默认值为1000_000,即为1s钟间隔。

2024-01-09 11:12:29 1345

原创 高速视频采集卡设计方案:620-基于PCIe的高速视频采集卡

北京太速科技 产品固化FPGA逻辑,适配视频连续采集,缓存容量2GB,开源的PCIe QT客户端软件,用户可以在很短的时间内完成视频程序的开发,开发效率高、难度小。软件实现FPGA逻辑视频采集,PCIe XDMA传输,寄存器配置;基于PCIe的高速视频采集卡,通过PCIe3.0X8传输到存储计算服务器,实现信号的分析、存储。标签: 实验室数据采集 , FPGA逻辑视频采集 , 高速视频采集卡 , PCIe视频采集卡 , 视频程序开发。适用于:实验室数据采集,记录等应用。2.2 FMC AD 子卡。

2023-12-20 09:56:39 667

原创 模拟适配器设计方案:360-基于10G以太网的模拟适配器

基于10G以太网的模拟适配器是一款分布式高速数据采集系统,实现多路AD的数据采集,并通过10G以太网光纤远距离传输到存储计算服务器,计算控制指令能通过光纤返回给数据卡进行IO信号控制。产品固化FPGA逻辑,适配8路125Msps/4路250Msps/2路500Msps/1路 1Gsps采集,实现万兆网络的触发采集,单次采集容量2GB,开源的网络QT客户端软件,用户可以在很短的时间内完成采集器程序的开发,如连续信号采集、数据处理算法、网络通讯等,开发效率高、难度小。基于10G以太网的模拟适配器。

2023-12-18 11:33:58 419

原创 AD采集卡设计方案:630-基于PCIe的高速模拟AD采集卡

北京太速科技,产品固化FPGA逻辑,适配2路1Gsps/2路2Gsps采集,实现PCIe的触发采集,单次采集容量2GB,开源的PCIe QT客户端软件,用户可以在很短的时间内完成采集器程序的开发,如连续信号采集、数据处理算法等,开发效率高、难度小。基于PCIe的一款分布式高速数据采集系统,实现多路AD的数据采集,并通过PCIe传输到存储计算服务器,实现信号的分析、存储。软件实现FPGA逻辑 AD采集,PCIe XDMA传输,寄存器配置。采集显示上位机一体,支持2通道AD数据显示,以及数据落盘。

2023-12-18 11:20:10 613

原创 AD采集卡设计方案:130-基于PCIe的中速模拟AD采集卡

产品固化FPGA逻辑,适配8路125Msps/4路250Msps/2路500Msps/1路 1Gsps采集,实现PCIe的触发采集,单次采集容量2GB,开源的PCIe QT客户端软件,用户可以在很短的时间内完成采集器程序的开发,如连续信号采集、数据处理算法、网络通讯等,开发效率高、难度小。基于PCIe的一款分布式高速数据采集系统,实现多路AD的数据采集,并通过PCIe传输到存储计算服务器,实现信号的分析、存储。软件实现FPGA逻辑 AD采集,PCIe XDMA传输,寄存器配置。2.2 FMC AD 子卡。

2023-12-15 10:27:39 432

原创 视频数据卡设计方案:120-基于PCIe的视频数据卡

基于PCIe的一款视频数据收发卡,并通过PCIe传输到存储计算服务器,实现信号的采集、分析、模拟输出,存储。

2023-12-14 11:45:40 441

原创 FPGA纯verilog实现 LZMA 数据压缩,提供工程源码和技术支持

说到FPGA的应用,数据压缩算法的硬件加速器无疑是经典应用之一,用FPGA压缩图片、视频、普通数据等都具有并行执行的独特优势,关于FPGA压缩图片和视频,我之前的博客有相关设计,今天讲讲用FPGA实现对普通数据进行LZMA 压缩算法的实现;本工程源码的功能就是:基于 FPGA 的流式的 LZMA 压缩器,用于通用无损数据压缩:输入原始数据,输出标准的 LZMA 格式,LZMA 是一种常用的数据压缩算法。“.7z” 和 “.xz” 格式默认使用的算法是 LZMA。“.zip” 格式也支持 LZMA 算法。

2023-12-01 10:56:39 1946

原创 【无标题】通用工作站设计方案:ORI-D3R600服务器-多路PCIe3.0的双CPU通用工作站

1 个 M.2(PCIe3.0 x4)接口、3 个 MiniSAS HD 接口、2 个 SATA DOM 接口、2 个 Slimline 4i 接口。1 个 VGA、1 个 DB-9COM 口、2 个 USB3.0、2 个 USB2.0、1 个管理网口和 2 个 RJ45网口。4×USB2.0接口(2个后置+ 2个接头), 3×USB3.0接口(2个接头+1个A型)电源按键*1,复位按键*1,SPK*1,MIC*1,Type-c*1,USB3.0*2。8个全高PCI-E扩展插槽,支持4GPU安装。

2023-11-13 16:14:22 577

原创 通用工作站设计方案 :807-ORI-S3R500 -多路PCIe3.0的单CPU通用工作站

通用工作站设计方案 :807-ORI-S3R500 -多路PCIe3.0的单CPU通用工作站

2023-11-10 17:10:00 165

原创 FMC子卡设计方案:FMC177-基于AD9361的双收双发射频FMC子卡

FMC177射频模块分别包含两个接收通道与发射通道,其频率可覆盖达到70MHz~6GHz,AD9361芯片提供具有成本效益的实验平台,北京太速科技板卡,具有达到56MHz的瞬时带宽,更高的灵敏度,灵活的动态范围,广泛适合于SDR(无线电软件),移动基站,WiFi,无线局域网,专用或通用无线电设备等应用。移动基站,例如Femto‐cells, Pico‐cells, Small‐cells, Micro‐cell 等等;3. 两路TX,两路RX,工作实现方式双工与半双工;5. 瞬时带宽:56MHz;

2023-11-09 10:05:51 144

原创 FMC子卡解决方案:FMC214-基于FMC兼容1.8V IO的Full Camera Link 输出子卡

基于FMC兼容1.8V IO的Full Camera Link 输出子卡支持Base、Middle、Full Camera link信号输出,兼容1.8V、2.5V、3.3V IO FPGA信号输出。板卡提供对应FPGA载板的模拟Camera link信号输出接口程序,包括Camera link 、uart、CC信号;FMC214-基于FMC兼容1.8V IO的Full Camera Link 输出子卡。V6、V7、KU、VU、 ZYNQ、ZU 开发板。1路 base、Middle或者Full。

2023-11-02 10:04:19 381

原创 软件无线电处理平台解决方案:330-基于FMC接口的Kintex-7 XC7K325T PCIeX4 3U PXIe接口卡

本板卡基于Xilinx公司的FPGAXC7K325T-2FFG900 芯片,pin_to_pin兼容FPGAXC7K410T-2FFG900 ,支持PCIeX8、64bit DDR3容量2GByte,HPC的FMC连接器,北京太速科技板卡支持PXIE标准协议,其中XJ3标准高速差分接口,支持PCIeX 2。HPC中LA,HA,HB全部接口和DP0~DP7 8路高速接口。XP3 支持GTX X8,支持2组PCIeX4或者SRIO。XP4,支持PXIe规范的触发总线,电源输入。

2023-11-02 09:59:44 511

原创 加速计算卡设计方案:389-基于KU5P的双路100G光纤网络加速计算卡

基于Xilinx UltraScale+16 nm KU5P芯片方案基础上研发的一款双口100 G FPGA光纤以太网PCI-Express v3.0 x8智能加速计算卡,该智能卡拥有高吞吐量、低延时的网络处理能力以及辅助CPU进行网络功能卸载的能力,达到最大化地节约CPU算力,降低CPU占用同时也降低功耗。光纤连接器为QSFP28,支持100G支持以太网等协议。在35°C下90%不凝结相对湿度。25W (最大支持达75W)产品尺寸(单位: mm)包装尺寸(单位: mm)100G:红色+蓝色。

2023-10-31 11:42:53 159

原创 光纤加速卡设计方案:410-基于XCVU9P+ C6678的100G光纤的加速卡

高速数据采集,无线通信

2023-10-31 10:59:42 94

原创 图像信号处理板设计原理图:2-基于6U VPX的双TMS320C6678+Xilinx FPGA K7 XC7K420T的图像信号处理板

综合图像处理硬件平台包括图像信号处理板2块,视频处理板1块,主控板1块,电源板1块,VPX背板1块。

2023-10-20 09:40:25 1627

原创 超低延时 TCP/UDP IP核

TCP_IP核是公司自主开发的使用FPGA逻辑搭建的用于10G以太网通信IP。该IP能够实现以太网协议集当中的ARP、ICMP、UDP以及TCP协议。支持连接10G/25G以太网PHY,组成高速网络通信系统。

2023-10-11 15:19:19 583

原创 采集分析仪设计原理图:437-带触摸显示的10路5Msps@18bit采集分析仪

板载Qt应用程序demo主要对接口连通性进行测试,采用Linux文件系统接口的方式对设备接口进行访问,对数据进行直接读取,提高数据传输的速率。(1)、供电指标:板卡 +12V供电,机箱供电方式:交流供电:电压220V±10%,频率50Hz±5%(1)10通道模拟量采集 ,位宽18bit、采样速率5Msps;(6)具有触摸屏接口,1路LVDS和1路usb接口,7寸触摸屏;(2)4路编码器转速通道采集,4路RS422通道;(3)8路 IO通道, 4路Can接口;(4)输入电压量程:±10V(峰值);

2023-09-18 16:39:52 130

原创 高速信号处理板资料保存:383-基于kintex UltraScale XCKU060的双路QSFP+光纤PCIe 卡设计原理图

本板卡系我司自主研发,基于Xilinx UltraScale Kintex系列FPGA XCKU060-FFVA1156-2-I架构,支持PCIE Gen3 x8模式的高速信号处理板卡,搭配两路40G QSFP+接口,两组64-bit DDR4,每组容量8Gbyte,可稳定运行在2400MT/s。板卡具有自控上电顺序,BPI模式快速程序加载,支持板内/板外两种系统时钟接入模式等特点,设计满足工业级要求。两组DDR4, 64-bit,每组容量8GByte@1200MHz/s。1路 uart-Usb 接口。

2023-09-11 14:40:09 431

原创 618-基于FMC+的XCVU3P高性能 PCIe 载板 设计原理图

板载 2 组 64bit 的DDR4 SDRAM,支持 IOX16或者 JTAG 口,支持PCIe X 16 ReV3.0以及 FMC+ 扩展接口。板卡提供一路标准 FMC+ 接口,该接口符合 ANSI/VITA 57.4 标准,可以根据应用需求灵活地选择 FMC+ 或者FMC 子卡,比如 ADC 子卡、DAC 子卡以及光纤子卡等。● 扩展 I/O,一个 FMC+的扩展连接器,提供16个GTX,和LA,HA,HB信号;● 演示DDR IP软件, PCIe XDMA传输,光纤ibert测试;

2023-09-11 14:34:04 229

原创 ADRV9009子卡 设计原理图:FMCJ450-基于ADRV9009的双收双发射频FMC子卡 便携测试设备

ADRV9009是一款高集成度射频(RF)、捷变收发器,提供双通道发射器和接收器、集成式频率合成器以及数字信号处理功能。

2023-08-29 09:45:00 878 1

原创 图像处理 信号处理板 设计原理图:367-基于zynq XC7Z100 FMC接口通用计算平台

板卡由SoC XC7Z100-2FFG900I芯片来完成卡主控及数字信号处理,XC7Z100内部集成了两个ARM Cortex-A9核和一个kintex 7的FPGA,通过PL端FPGA扩展FMC、光纤、IO等接口,PS端ARM扩展网络、USB、RS232等接口。板卡适应于图像处理、震动、通信、雷达等前端信号处理或者手持机等开发。二、主要功能和性能板卡功能参数内容PL端FMC8个GTX,LA HA HB光纤1路 SFP+,可配置千兆、万兆以太网协议存储。

2023-08-28 17:28:14 1024

原创 芯片验证板卡设计原理图:446-基于VU440T的多核处理器多输入芯片验证板卡

基于XCVU440-FLGA2892的多核处理器多输入芯片验证板卡为实现网络交换芯片的验证,包括四个FMC接口、DDR、GPIO等,北京太速科技芯片验证板卡用于完成甲方的芯片验证任务

2023-08-22 10:41:42 393

原创 ​ 模拟嵌入式边缘计算卡设计方案:367-XC7Z100 板卡 基于zynq XC7Z100 FMC接口通用计算平台

​软件无线电处理平台,7Z100 板卡,图形图像跟踪处理,模拟嵌入式边缘计算​

2023-08-22 10:15:04 758

原创 芯片验证板卡设计方案:基于VU440T的多核处理器多输入芯片验证板卡

基于XCVU440-FLGA2892的多核处理器多输入芯片验证板卡为实现网络交换芯片的验证,包括四个FMC接口、DDR、GPIO等,板卡用于完成甲方的芯片验证任务,多任务功能验证。4)FPGA 外挂两组DDR3颗粒,每组容量256M×16 共3片,40bit。10)指示灯显示(电源输入指示灯、FPGA加载完成指示灯、FPGA可编程指示灯)7)FPGA 预留User IO,至少预留x80,需要一部分做成上拉。12)板卡提供散热板,+12V输入直流电源,提供过流,过压,反接保护。11)板卡要求工业级芯片。

2023-07-19 10:41:47 517

428_基于复合视频 HD-SDI的双光融合处理平台V20200701(1).docx

本平台主要红外、可见光图像跟踪、识别等产品开发公司提供一套完整的软硬件基础开发环境,通过完整的双光视觉平台硬件(包括摄像头、MPSOC核心板、接口板),理解整个图像传输、处理的硬件系统,通过整体的双光视觉软件(包括PL端固件程序、ARM端裸跑程序、PC机网络程序)理解视频的同步传输、AXI总线的中断、VDMA视频传输、网络LWIP协议栈、视频传输与视频显示等,深入理解底层数据流的传输过程、连续流中中断、内存管理机制,网络TCP/UDP IP机制。

2020-07-08

425_基于Camera Link HD-SDI的双光融合处理平台V20200701(2).docx

本平台主要红外、可见光图像跟踪、识别等产品开发公司提供一套完整的软硬件基础开发环境,通过完整的双光视觉平台硬件(包括摄像头、MPSOC核心板、接口板),理解整个图像传输、处理的硬件系统,通过整体的双光视觉软件(包括PL端固件程序、ARM端裸跑程序、PC机网络程序)理解视频的同步传输、AXI总线的中断、VDMA视频传输、网络LWIP协议栈、视频传输与视频显示等,深入理解底层数据流的传输过程、连续流中中断、内存管理机制,网络TCP/UDP IP机制。

2020-07-08

550-基于XCZU3EG的双目视觉开发套件(1).docx

本平台主要针对电子、计算机、自动化、光电子、通信等专业高年级本科、硕士等同学的深入学习,通过完整的双目视觉平台硬件(包括摄像头模组、MPSOC核心板、接口板),理解整个图像传输、处理的硬件系统,通过整体的双目视觉软件(包括PL端固件程序、ARM端裸跑程序、PC机网络程序)理解视频的同步传输、AXI总线的中断、VDMA视频传输、网络LWIP协议栈、视频传输与视频显示等,深入理解底层数据流的传输过程、连续流中中断、内存管理机制,网络TCP/UDP IP机制。 通过该套件的学习,为同学们打下良好的嵌入式底层硬软件结合的基础,为未来从事图像处理、人工智能、芯片设计、云智能视频等领域的工作做好充分准备。 该平台也可以为初入职的员工深度理解视频采集、传输、处理的整个过程,及双目视觉接入的基本思路,并通过硬件和底层代码的学习,快速体会软硬件结合的思想及实践过程。

2020-07-08

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除