QamCarrierPolar verilog
QamCarrierPolar verilog,FPGA,quartus
QamCarrierDD verilog
QamCarrierDD verilog ,基于quartus
锁相环环路滤波器极点图MATLAB实现
锁相环环路滤波器极点图MATLAB实现
锁相环环路滤波器零点图MATLAB实现
锁相环环路滤波器零点图MATLAB实现
QAM调制的FPGA实现
QAM调制的FPGA实现,verilog语言
QAM调制的MATLAB仿真实现
QAM调制的MATLAB仿真实现
Fpga PiQpsk Modem
Fpga PiQpsk Modem
π/4 QPSK调制的FPGA实现
π/4 QPSK调制的FPGA实现,verilog,基于altera FPGA实现。
π/4 QPSK调制的MATLAB实现
π/4 QPSK调制的MATLAB实现
DQPSK解调的FPGA实现
DQPSK解调的FPGA实现
极化科斯塔斯锁相环的FPGA实现
极化科斯塔斯锁相环的FPGA实现,PolarCostas
DQPSK的FPGA实现
DQPSK的FPGA实现,verilog,基于altera FPGA,quartus实现
XQVR300的Altium designer 原理图封装
XQVR300的Altium designer 原理图封装
MSK解调的FPGA实现
MSK解调的FPGA实现,verilog语言实现,基于altera FPGA实现。
MSK调制的FPGA实现
MSK调制的FPGA实现,verilog实现,基于altera FPGA实现。
MSK调制的MATLAB实现
MSK调制的MATLAB实现
QPSK调制传输的FPGA实现
QPSK调制传输的FPGA实现,verilog实现,基于altera FPGA
DQPSK调制的MATLAB实现
DQPSK调制的MATLAB实现
科斯塔斯锁相环的FPGA实现
科斯塔斯锁相环的FPGA实现
DPSK调制的MATLAB的实现
DPSK调制的MATLAB的实现
基于Altium designer FBG225封装
基于Altium designer F的BG225封装,PCB封装
FSK解调的FPGA实现
FSK解调的FPGA实现,verilog实现,基于altera FPGA
FSK解调的MATLAB实现
FSK解调的MATLAB实现
FSK调制的FPGA实现
FSK调制的FPGA实现,verilog实现,基于alter FPGA,quartus开发软件
FSK调制的MATLAB实现
FSK调制的MATLAB实现
ASK调制解调的FPGA实现
ASK调制解调的FPGA实现,基于altera公司的FPGA,全verilog实现,开发工具是quartus。
ASK调制解调的MATLAB仿真实现
ASK调制解调的MATLAB仿真实现
ASK调制的FPGA实现
ASK调制的FPGA实现。verilog代码,基于alter的FPGA,开发软件为quartus
ASK调制的MATLAB实现
ASK调制的MATLAB实现
CBM128S085TS数据手册
CBM128S085TS数据手册
CBM128S085TS芯片配置的FPGA实现
CBM128S085TS芯片配置的FPGA实现,纯verilog实现,DAC芯片。已经应用到工程中,很稳定,代码中有详细的注释,目前代码是3个CBM128S085TS芯片级联的配置实现,减少或者增加CBM128S085TS芯片可根据注释进行修改实现。
RS信道编码的verilog实现
RS信道编码的verilog实现,所有代码用verilog实现,简单易懂,经过工程测试,RS编码的解码用的是xilinx的维特比IP核,能够正常解码。
FIR滤波器、IIR滤波器的verilog代码实现
FIR滤波器、IIR滤波器的verilog代码实现,基于alter FPGA实现
FIR滤波器、IIR滤波器的matlab实现;窗函数
FIR滤波器、IIR滤波器的matlab实现;窗函数
数据量化的verilog实现代码
数据量化的verilog实现代码,基于altera FPGA
数据量化的matlab仿真
数据量化的matlab仿真
3DEE5M40VS5257数据手册
3DEE5M40VS5257数据手册,里面有详细的控制时序
matlab实现方波、三角波、正弦波序列信号产生
matlab实现方波、三角波、正弦波序列信号产生。里面有三个MATLAB的m代码,一个是fft处理操作;一个是信号的单位抽样响应、频率响应、零点、极点等等;一个是方波、三角波、正弦波序列信号的产生。
TI PLL仿真工具 PLLatinumSim
PLLATINUMSIM-SW 是一款仿真工具,允许用户创建我们 PLLatinu 集成电路的详细设计和仿真,其中包括 LMX 系列锁相环 (PLL) 和合成器。
1、可根据电流、成本、相位噪声和封装选择器件
2、针对无源和有源滤波器的滤波器设计(高达 4 级)
3、相位噪声仿真,包括 PLL、分数引擎、电压控制振荡器 (VCO)、输入、分频器和环路滤波器
4、杂散仿真,包括相位检测器和分数
5、锁定时间仿真,包括 VCO 数字校准时间
6、详细波特图仿真
SMJ320C6701数据手册
SMJ320C6701数据手册,DSP,TI公司的