8 mail-mail

尚未进行身份认证

我要认证

路漫漫其修远兮,吾将上下而求索。

等级
TA的排名 1w+

rtl8201以太网卡

一、常见网络接口MII:支持10兆和100兆的操作,一个接口由14根线组成,它的支持还是比较灵活的,但是有一个缺点是因为它一个端口用的信号线太多。RMII:是简化的MII接口,在数据的收发上它比MII接口少了一倍的信号线,所以它一般要求是50兆的总线时钟,是MII接口时钟的两倍。SMII:是由思科提出的一种媒体接口,它有比RMII更少的信号线数目,S表示串行的意思。GMII:是千兆网的MII接口,这个也有相应的RGMII接口,表示简化了的GMII接口。GMII采用8位接口数据,工作时钟125MHz

2020-06-19 10:20:17

nios 以太网知识

1、关于Avalon Memory-Mapped Bridges的作用关于Avalon Memory-Mapped Bridges的作用 - 路漫漫... - 博客园 https://www.cnblogs.com/nick123/archive/2009/05/24/1488248.html2、关于sgdmahttps://www.cnblogs.com/lueguo/archive/2013/11/08/3414852.htmlAltera SOPC FrameBuffer系统设计教程.

2020-06-12 15:22:47

niosii 把程序固化到epcs中的步骤

1、在qsys中添加epcsip核,并把epcs引脚引出到外部;2、调整nios内核启动空间3、在qsys中自动分配基地址核iq号4、生成内核文件5、复制内核例化语句,点解HDL Example6、在quartus工程顶层文件中,增加下列内容7、在quartus工程中,配置相应引脚,并进行引脚设置8、分配引脚9、全编译工程,然后使用jtag烧写sof文件10、打开nios软件开发工程,对bsp工程进行设置

2020-06-11 11:24:55

nios ii 下载报错:verify failed between address

解决方法:参考:https://blog.csdn.net/kobesdu/article/details/69451159

2020-06-11 10:11:31

fpga与nios程序烧写方式

nios 程序烧写到EPCS中的方法:https://www.cnblogs.com/lemonblog/p/5365484.htmlquartus生成jic文件(通过jtag烧写jic文件等价于通过as口烧写pof文件,掉电不丢失)https://www.cnblogs.com/lemonblog/p/5363423.html

2020-06-09 16:09:29

nios开发,使用ucoss报错问题解决方法

https://blog.csdn.net/cg125/article/details/51579295https://www.cnblogs.com/yongleili717/p/11253006.html另外,sopc工程更新后,不用每次都手动创建新的软件工程每次qsys工程更新后,都必须在软件工程的bsp文件夹,右击niosii-generate bsp,重新生成配套的bsp。...

2020-05-29 10:43:42

quartus 如何将编译文件放置于同一个目录下

1、打开Assignments-settings;2、按如下图进行设置;

2020-05-26 15:10:01

altera 的fifo使用方式

ALTERA提供了LPM_FIFO参数宏模块,可以在代码中例化使用。FIFO有两种工作模式:(1)SCFIFO,(2)DCFIFO其中SCFIFO指读写用一个时钟进行同步,可以支持同时读写的功能。其中DCFIFO指读写使用不同的时钟进行同步,这在设计多时钟系统中相当有用,可用于不同时钟同步信号之间的同步调整。首先看看DCFIFO模式下的几个比较重要的信号:[A]在写端,主要有以...

2020-05-06 13:23:02

quartus如何与modelsim联调

1、选择tool-options配置modelsim软件安装位置,如果是自动安装的modelsim一般会自动配置好2、选择assignments-settings 配置仿真工具3、选择processing -start首先要进行一次编译,否则会报错。可以到simution下的文件夹找到自动生成的testbench文件。再次回到如下界面添加testben...

2020-04-29 15:20:49

如何利用.v文件生成原理图符号

一、先添加.v文件二、选择file-creat生成原理图符号模式3、这样就可以在主原理图右键 insert -symbol 中添加生成的原理图符号了

2020-04-29 14:49:51

quartus如何新建工程

一、新建一个项目1、依次点击File->New Project Wizard这是采用向导的方式建立一个新的工程项目。当然也可以直接使用File->New,在菜单中选择New QuartusII Project来新建一个项目。采用向导的方式建立项目会一步步引导选择文件夹和芯片等,因此这里建议使用向导的方式建立项目。点击next如果没有文件,则直接跳过选择芯片型...

2020-04-29 14:29:49

testbench编写示例

目录一、实例分析1.1源文件1.2testbench文件二、分析一、实例分析1.1源文件module counter (clk, reset, enable, count);input clk, reset, enable;output [3:0] count;reg [3:0] count; ...

2020-04-28 11:36:23

关于verilog中是把output设成reg变量和内部设置一个reg变量的讨论

为了能把一个输出信号赋给输出端口,常看到如下的两种处理方式。方式A:module test1(clk,counter);input clk ;output[7:0] counter ;reg[7:0] counter_reg ;always@(posedge clk)begincounter_reg&lt...

2020-04-26 16:26:08

Verilog中Wire 和 Reg 的区别

wire 和reg是Verilog程序里的常见的两种变量类型,他们都是构成verilog程序逻辑最基本的元素。正确掌握两者的使用方法是写好verilog程序的前提。但同时,因为他们在大多数编程语言中不存在,很多新接触verilog语言的人并不能很清楚的区别两种变量的不同之处。这里简单对他们做一个比较,方便在编程时区别使用。功能和状态Wire主要起信号间连接作用,用以构成信号的传递或者...

2020-04-26 11:27:51

verilog 状态机的分类及编写方式

本节主要谈一谈Verilog的状态机实现模板,并浅析比较。1 一段式状态机 (单always块结构):always @(posedge clk or posedge rst) begin if(rst) FSM <= S0 else begin case(FSM) S0:begin Out_0;...

2020-04-26 11:15:41

如何捕捉信号的上升沿下降沿

思路:设计两个或多个一位的寄存器,用来接收被检测的信号,系统时钟来一次记一次输入信号,如果用了两个寄存器直接异或就可以了;使用高频的时钟对信号进行采样,因此要实现上升沿检测,时钟频率至少要在信号最高频率的2倍以上,否则就可能出现漏检测。具体请参见下面代码:module edge_detect(clk,rst,signal,pos_edge,neg_edge,both_edge); inpu...

2020-04-26 10:22:57

modelsim版本分类及如何恢复默认窗口模式

目录一、modelsim版本分类二、如何恢复默认窗口一、modelsim版本分类ModelSim分几种不同的版本:SE、PE、LE和OEM,其中SE是最高级的版本。而集成在 Actel、Atmel、Altera、Xilinx以及Lattice等FPGA厂商设计工具中的均是其OEM版本。MODELSIM SE是主要版本号,也是功能最强大的版本,支持对Verilog和VHDL语言...

2020-04-23 11:49:01

ModelSim 修改测量时间显示的单位

1、波形窗口下wave-wave preference2、找到Grid&Timeline修改显示单位

2020-04-23 11:43:30

timescale的用法

描述:timescale是Verilog HDL 中的一种时间尺度预编译指令,它用来定义模块的仿真 时的时间单位和时间精度。格式如下:`timescale 仿真时间单位/时间精度注意:用于说明仿真时间单位和时间精度的 数字只能是1、10、100,不能为其它的数字。而且,时间精度不能比时间单位还要大。最多两则一样大。比如:下面定义都是对的:`timescale 1ns/1ps`ti...

2020-04-23 11:17:14

stm32f429 利用stm32cube配置FMC接口

目录一、为什么使用SDRAM二、SDRAM芯片W9825G6KH三、stm32f4的fmc接口四、stm32cubemx配置fmc五、实验现象:六、源码:七、注意事项:八、参考记录:硬件平台:正点原子阿波罗stm32f429一、为什么使用SDRAMSTM32控制器芯片内部有一定大小的SRAM及FLASH作为内存和程序存储空间,但当程序较大,内存和程序空间...

2020-04-09 14:10:23

查看更多

勋章 我的勋章
  • 持之以恒
    持之以恒
    授予每个自然月内发布4篇或4篇以上原创或翻译IT博文的用户。不积跬步无以至千里,不积小流无以成江海,程序人生的精彩需要坚持不懈地积累!
  • 1024勋章
    1024勋章
    #1024程序员节#活动勋章,当日发布原创博客即可获得
  • 勤写标兵Lv2
    勤写标兵Lv2
    授予每个自然周发布4篇到6篇原创IT博文的用户。本勋章将于次周周三上午根据用户上周的博文发布情况由系统自动颁发。
  • 分享精英
    分享精英
    成功上传11个资源即可获取