自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(16)
  • 资源 (1)
  • 收藏
  • 关注

原创 校招季总结

忙碌的校招季告一段度,研究生阶段的两大任务,毕业和择业已经完成了一个,结果还算满意,面了9家公司,拿到3个offer,对忙碌的一个多月做一个总结,挑战,才刚刚开始。中兴提前批 七月十五号,中兴率先拉开了校招大幕,此次提前批主要针对参加过中兴大赛的优胜同学,我抱着打酱油的态度也去试了试,结果真的打了酱油,面试岗位基带算法工程师,穿着短袖牛仔裤就去和面试官过招,不到20分钟就败下阵来,面试官问了很多

2017-10-18 19:25:09 886 4

转载 用caffe跑自己的数据,基于WINDOWS的caffe

转载自:http://www.cnblogs.com/love6tao/p/5743030.html 用caffe跑自己的数据,基于WINDOWS的caffe 本文详细介绍,如何用caffe跑自己的图像数据用于分类。1 首先需要安装过程见 http://www.

2017-08-15 14:47:30 679

转载 【caffe-Windows_3】cifar实例编译之model的使用

转载自:http://blog.csdn.net/zb1165048017/article/details/51483206本文讲解如何对网上下载的一个图片利用训练好的cifar模型进行分类第一步上一篇文章训练好以后会得到两个文件从网上查阅资料解释来看,第一个caffemodel是训练完毕得到的模型参数文件,第二个solverstate是训练中断以后,可以用此文件从中断地方继续训练(具体使用方

2017-08-14 19:46:48 301

转载 【caffe-Windows_2】cifar实例编译之model的生成

转载自:http://blog.csdn.net/zb1165048017/article/details/51476516 [plain] view plain copy print?参考:<span style=”font-family: Arial, Helvetica, sans-serif;”>http://blog.csdn.net/chengzhongxuyou/article/det

2017-08-14 19:45:53 310

转载 【caffe-Windows_1】caffe+VS2013+Windows无GPU快速配置教程

前言首先来一波地址:happynear大神的第三方caffe:http://blog.csdn.NET/happynear/article/details/45372231Neil Z大神的第三方caffe:https://initialneil.wordpress.com/2015/01/11/build-caffe-in-windows-with-visual-studio-2013-cu

2017-08-14 19:42:03 448

转载 Verilog中同步复位和异步复位比较

> 【Verilog】 同步复位和异步复位比较  同步复位 sync异步复位 async特点复位信号只有在时钟上升沿到来时才能有效。无论时钟沿是否到来,只要复位信号有效,就进行复位。Verilog描述always@(posedge CLK)always@(posedge CLK , negedge Rst_n)优点1)  利于仿真器仿真。2)  因为只有在时钟有效电平到来时

2017-08-11 14:51:41 29123 1

原创 FPGA基础结构

FPGA主要由以下六部分构成IOB(输入输出块):就是芯片与外界电路的接口,这些接口可以有不同的电气特性,可以改变驱动的电压,并确定是输入还是输出,上拉还是下拉电阻。 关于管脚: PIN指芯片封装好后的管脚,即用户看到的管脚;PAD是硅片的管脚,是封装在芯片内部的,用户看不到。PAD到PIN之间还有一段导线连接的。CLB(可配置逻辑单元):可配置逻辑块FPGA 的基本单元。CLB 包括函数

2017-07-27 12:09:50 1212

原创 verilog脉冲产生高电平

本模块输入一个脉冲,产生一个持续一段时间的高电平,系统时钟为10M,高电平持续时间为100usmodule pulse_test( input wire sclk, input wire rst_n, input wire pulse, output wire highleavel);reg pulse_dly;reg

2017-07-20 15:16:26 11505 2

原创 verilog系统复位后拉高某个信号

在这个模块中,系统复位后需要拉高data_start信号,我们可以通过构造一个2位计数器pull_cnt,第三个时钟周期后pull_cnt高位为1,通过判断pull_cnt的高位拉高data_start. module pull_test( input sclk, input rst_n, input data_start );r

2017-07-18 21:14:11 1355

原创 verilog时钟频率对应关系

写verilog时经常要根据频率设计计数器,频率和周期对应关系如下: f = 1Mhz T = 1us f = 10Mhz T = 100ns f = 50Mhz T = 20ns

2017-07-09 10:04:55 7024

转载 ubuntu不同压缩格式解压命令

.gz 解压1:gunzip FileName.gz解压2:gzip -d FileName.gz 压缩:gzip FileName .tar.gz 解压:tar zxvf FileName.tar.gz 压缩:tar zcvf FileName.tar.gz DirName -------------------------------------------

2015-11-06 20:06:34 297

转载 ./configure,make,make install的作用

这些都是典型的使用GNU的AUTOCONF和AUTOMAKE产生的程序的安装步骤。./configure是用来检测你的安装平台的目标特征的。比如它会检测你是不是有CC或GCC,并不是需要CC或GCC,它是个shell脚本。make是用来编译的,它从Makefile中读取指令,然后编译。make install是用来安装的,它也从Makefile中读取指令,安装到指定的位置。AUTO

2015-11-01 14:11:00 231

转载 linux config/make/make install

configure是一个shell脚本,它可以自动设定源程序以符合各种不同平台上Unix系统的特性,并且根据系统叁数及环境产生合适的Makefile文件或是C的头文件(header file),让源程序可以很方便地在这些不同的平台上被编译连接。configure,这一步一般用来生成 Makefile,为下一步的编译做准备,你可以通过在 configure 后加上参数来对安装进行控制,比

2015-11-01 14:07:50 291

转载 急速配置TFTP

1.安装tftp-serversudo apt-get install tftpd-hpasudo apt-get install tftp-hpa(如果不需要客户端可以不安装)tftp-hpa是客户端tftpd-hpa是服务器端2.配置TFTP服务器sudo vim /etc/default/tftpd-hpa将原来的内容改为:TFTP_USERNAME=

2015-10-31 15:59:14 278

转载 解决qt移植中镜像过大问题

启动情况如下:U-Boot 2015.04 (Oct 28 2015 - 09:23:09)DRAM:  ECC disabled 512 MiBMMC:   zynq_sdhci: 0SF: Detected S25FL128S_64K with page size 256 Bytes, erase size 64 KiB, total 16 MiB*** Warni

2015-10-29 11:22:28 1908

转载 环境变量的设置和查看

1. 显示环境变量HOME  $ echo $HOME  /home/redbooks  2. 设置一个新的环境变量hello  $ export HELLO="Hello!"  $ echo $HELLO  Hello!  3. 使用env命令显示所有的环境变量  $ env  HOSTN

2015-10-25 15:37:15 1059

重庆邮电大学光电工程学院研究生导师联系方式

光电学院导师电话和邮箱

2017-02-24

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除